资   讯   中   心

cst电路仿真的“套娃”建模(子电路)功能介绍-和记娱乐怡情博娱188

来源: | 作者:thinks | 发布时间: 2023-10-30 | 766 次浏览 | 分享到:

cst design studio project block

cst 


场路协同仿真在cst中是一个常见的应用。当电路比较复杂,元器件较多时,估计每个用户都会觉得眼花缭乱。下面介绍一个小功能,通过一个block来代表一个子电路,从而使电路界面更简洁,使电路拓扑一目了然。尤其当使用大量重复的子电路时,该功能更是让能够大量节省电路建模时间。

cst design studio project block如下图所示

 

 

1.把该block拖入到电路界面中,此时block没有pin脚,会在schematic选项卡旁边弹出一个新的选项卡,名字是despara1。我们将schematic作为主电路,将despara1作为子电路。

2.在despara1中的创建子电路,子电路对外的pin用external port表示,同时可以修改port的名字。也就是在子电路(despara1)中有几个external port,在主电路(schematic)中的cst design studio project block中就有几个pin,如下图所示

cst 

 

3.此时就可以在主电路中进行仿真了。需要提醒的是,在主电路仍然需要增加external port,而子电路中的port只是子电路与主电路之间的接口。

4.在子电路中可以添加probe,通过这种方法,可以查看子电路内部的电压电流波形。添加probe后,当主电路完成仿真后,会出现后缀类似(despara1)的probe的仿真结果,这就是子电路上监测到的电压/电流波形。如下图所示

cst 

 

5.此外子电路中也可以添加cst design studio project block。子电路的block可以理解成下一层的子电路。

总结:cst有很多小功能能够助力仿真效率提升,我们一起用,一起飞(*^_^*)

(内容、图片来源:cst仿真专家之路公众号,侵删)

 

和记娱乐怡情博娱188的版权与免责声明:

凡未注明作者、来源的内容均为转载稿,如出现和记娱乐怡情博娱188的版权问题,请及时联系和记娱乐怡情博娱188处理。我们对页面中展示内容的真实性、准确性和合法性均不承担任何法律责任。如内容信息对您产生影响,请及时联系和记娱乐怡情博娱188修改或删除。


 主 营 产 品
cst
abaqus
powerflow
xflow
simpack
catia
最 新 内 容
热 门 文 章
知 识 科 普
方 案 解 析
  • 汽车交通
  • 风能电源
  • 船舶机械
  • 生物医疗
  • 土木建筑
  • 新能源
  • 高科技
"))
网站地图