资   讯   中   心
 主 营 产 品

cst如何使用chip interface导入gdsii文件?-和记娱乐怡情博娱188

来源: | 作者:thinks | 发布时间: 2023-12-08 | 79 次浏览 | 分享到:

cst chip interface可以将二维芯片layout生成复杂的三维芯片模型,帮助工程师基于物理建模设计芯片来提高效率。chip interface支持导入openaccess数据库(lib.defs、cd .lib)和gdsii文件。这里我们以gdsii文件为例,来看具体的导入和使用方法。

导入前准备

chip interface目前支持多种导入方式,比较推荐的方式是从cadence virtuoso接口导入。我们可以从达索系统knowledge base搜索并下载“cst plugin for cadance virtuoso”,安装方法可参考下载文件中的readme.txt。

cst plugin导出过程如下图,在virtuso中打开一个layout,选择cst->export to cst,弹出对话框,导出到指定的文件目录,点击ok。生成的文件包含了cst中执行gdsii导入所需的所有文件,其中包括ci.init文件,它支持单文件导入。

cst如何使用chip interface导入gdsii文件? 

另外,在没有安装cst plugin的情况下,我们也可以从virtuoso直接导出gds和layermap文件。

导入layout文件

有了这些文件,如何在cst中导入呢?首先,从cst界面进入chip interface。

软件会自动弹出导入界面,根据之前导出文件类型不同,这里可以选择导入ci.init文件(cst plugin方式)。

或者,选择导入gdsii文件,那么则需要分别导入gds、layermap文件,以及填入pin attribute number。这里的pin attribute number是在导出时设定的任意值。cadence virtuoso导出配置了pin(和net)信息,并通过pin attribute number属性保存在gds文件里。

导入完成后,chip interface界面如下图。

导入tech file

tech file包含工艺信息(材料和层厚度),生成三维模型时需要这些信息。chip interface支持.itf、.ict、.cit三种tech file格式,导入方法如下图。

tech file导入完成后,下一步就可以查看并编辑process queue了。

编辑process queue

process queue是模拟集成电路制造过程的步骤列表,对应3d几何形状的建立。真实的集成电路制造工艺通常包含几个步骤,从而生成一个某种材料的patterned layer。这里可选的step类型包括加载晶圆、沉积、刻蚀、创建过孔等,详细类型及参数说明可参考help,此处不再赘述。

创建端口

chip interface还支持创建端口,端口类型包含离散面端口、离散线端口及rlc node。可根据仿真需要选择端口类型,或在导入cst后再建立端口。

创建三维模型

最后,选择open 3d model,软件会自动创建一个新的cst工程。这里记得先保存chip interface工程,新的cst工程会被自动命名为前者名称_3d.cst。

完成整个导入过程后,我们就可以对三维芯片模型进行仿真了。

 

(内容、图片来源:cst仿真专家之路公众号,侵删)

 

和记娱乐怡情博娱188的版权与免责声明:

凡未注明作者、来源的内容均为转载稿,如出现和记娱乐怡情博娱188的版权问题,请及时联系和记娱乐怡情博娱188处理。我们对页面中展示内容的真实性、准确性和合法性均不承担任何法律责任。如内容信息对您产生影响,请及时联系和记娱乐怡情博娱188修改或删除。

cst
abaqus
powerflow
xflow
simpack
catia
最 新 内 容
热 门 文 章
知 识 科 普
方 案 解 析
  • 汽车交通
  • 风能电源
  • 船舶机械
  • 生物医疗
  • 土木建筑
  • 新能源
  • 高科技
"))
网站地图